схемотехника проектирование 101 Варианты построения моделей многовходовых приоритетных коммутаторов и организация на их основе арбитров доступа к разделяемым ресурсам в объеме цифровых устройств. <...> Часть 1 Николай БОРИСЕНКО fpga-mechanic@rambler.ru Статья посвящена вопросам организации приоритетных коммутаторов запросов доступа к разделяемым ресурсам цифровых устройств. <...> Предложен метод каскадирования коммутаторов с целью расширения числа входов. <...> Подробно описан ряд моделей арбитров, унифицированных по интерфейсу и основанных на рассмотренных приоритетных коммутаторах. <...> Приведены синтезируемые RTL-модели коммутаторов и арбитров на языке Verilog, а также тестовые модели, позволяющие выполнить функциональное моделирование рассмотренных синтезируемых моделей в различных средствах САПР. <...> Р ешение задачи организации арбитра на основе коммутатора запросов с динамическим изменением приоритета подробно рассмотрено в статье [1]. <...> Под циклом работы подразумевается последовательность переключений, приводящая к отсутствию запросов либо обеспечивающая обслуживание каждого отдельного запроса не менее одного раза. <...> Этому требованию также удовлетворяет модель коммутатора с последовательным опросом входов, описанная в статье [7]. <...> В основе приоритетного коммутатора запросов с динамическим изменением приоритета лежит конечный автомат, состояние которого определяет распределение приоритетов по входам. <...> Принцип переключения автомата заключается в том, что обслуженный последним запрос получает низший приоритет, а освободившееся значение в списке приоритетов присваивается входу, имевшему приоритет на единицу меньший. <...> Распределение приоритетов по двум входам ограничивается лишь двумя комбинациями: 1-0 и 0-1. <...> Нетрудно заметить, что добавление одного входного запроса увеличивает число комбинаций путем умножения на результирующее количество входов. <...> Например, для четырехвходового коммутатора необходимо предусмотреть <...>