Национальный цифровой ресурс Руконт - межотраслевая электронная библиотека (ЭБС) на базе технологии Контекстум (всего произведений: 636046)
Контекстум
Руконтекст антиплагиат система
Компоненты и технологии  / №10(183) 2016

ИМС категории качества ВП параллельно-последовательного преобразователя с тремя передатчиками данных стандарта LVDS 5560ИН5У (50,00 руб.)

0   0
Страниц2
ID480441
АннотацияМикросхема 5560ИН5У представляет собой параллельно-последовательный преобразователь 21-разрядного кода с тремя передатчиками данных и передатчиком тактового сигнала интерфейса LVDS. Микросхема обеспечивает преобразование 21-разрядного параллельного кода в последовательный сигнал LVDS и предназначена для применения в аппаратуре специального назначения
ИМС категории качества ВП параллельно-последовательного преобразователя с тремя передатчиками данных стандарта LVDS 5560ИН5У // Компоненты и технологии .— 2016 .— №10(183) .— С. 24-25 .— URL: https://rucont.ru/efd/480441 (дата обращения: 16.05.2024)

Предпросмотр (выдержки из произведения)

22 на правах рекламы ИМС категории качества ВП параллельно-последовательного преобразователя с тремя передатчиками данных стандарта LVDS 5560ИН5У Микросхема 5560ИН5У представляет собой параллельно-последовательный преобразователь 21-разрядного кода с тремя передатчиками данных и передатчиком тактового сигнала интерфейса LVDS. <...> Микросхема обеспечивает преобразование 21-разрядного параллельного кода в последовательный сигнал LVDS и предназначена для применения в аппаратуре специального назначения. <...> М икросхема изготавливается в металлокерамическом корпусе H16.48 — 1 В и функционирует при температуре среды –60…+125 °C. <...> Устройство и работа Основными функциональными блоками микросхемы 5560ИН5У (рис. <...> 1) являются входные регистры параллельных данных, последовательные сдвиговые регистры, управляющая логика, ФАПЧ, передатчики последовательных данных стандарта LVDS. <...> Микросхема 5560ИН5У не требует внешних компонентов и имеет один вход SHTDN для управления. <...> При подаче напряжения низкого уровня на вход управления блок ФАПЧ выключен (передача тактового сигнала параллельных данных блокируется), сдвиговые регистры сбрасываются в состояние логического «0», дифференциальные выходы передатчиков переключаются в состояние с высоким импедансом (третье состояние) и низким уровнем энергопотребления. <...> Входные данные в виде 21-разрядного параллельного кода поступают в сдвиговые регистры с частотой тактового сигнала, который подается через вход CLKIN на одно из плеч фазового детектора блока ФАПЧ. <...> Параллельные данные загружаются по нарастающему фронту третьего импульса внутреннего тактового сигнала последовательных данных, следующего после нарастающего фронта тактового сигнала параллельных данных. <...> Умножитель частоты на основе ФАПЧ формирует внутренний тактовый сигнал, чья частота в семь раз выше частоты внешнего тактового сигнала. <...> Внутренний тактовый сигнал служит для синхронизации преобразования входного параллельного <...>