Национальный цифровой ресурс Руконт - межотраслевая электронная библиотека (ЭБС) на базе технологии Контекстум (всего произведений: 635051)
Контекстум
Руконтекст антиплагиат система
Компоненты и технологии  / №5 (166) 2015

Разработка КИХ-фильтров в системе Xilinx System Generator САПР ISE Design Suite (50,00 руб.)

0   0
Первый авторСтрогонов Андрей
АвторыЦыбин Сергей, Городков Павел
Страниц10
ID381018
АннотацияЦель данной статьи — показать, как влияет формат представления чисел, используемый при разработке устройств ЦОС в системе Matlab/Simulink с применением библиотек System Generator, на результаты функционального моделирования в САПР ПЛИС Xilinx ISE Design Suite 14.4.
Строгонов, А. Разработка КИХ-фильтров в системе Xilinx System Generator САПР ISE Design Suite / А. Строгонов, Сергей Цыбин, Павел Городков // Компоненты и технологии .— 2015 .— №5 (166) .— С. 51-60 .— URL: https://rucont.ru/efd/381018 (дата обращения: 05.05.2024)

Предпросмотр (выдержки из произведения)

ПЛИС компоненты 49 Разработка КИХ-фильтров в системе Xilinx System Generator САПР ISE Design Suite Андрей СТРОГОНОВ, д. т. н. <...> tsybin@edc-electronics.ru Павел ГОРОДКОВ gorodkoff@gmail.com Цель данной статьи — показать, как влияет формат представления чисел, используемый при разработке устройств ЦОС в системе Matlab/Simulink с применением библиотек System Generator, на результаты функционального моделирования в САПР ПЛИС Xilinx ISE Design Suite 14.4. <...> S ystem Generator IDS 14.4 — инструмент для разработки и отладки высокопроизводительных систем цифровой обработки сигналов в базисе ПЛИС фирмы Xilinx в системе визуально-имитационного моделирования Matlab/Simulink (версия 8.0.0.783 (R2012b)). <...> Программный пакет обеспечивает высокоуровневое представление проекта, абстрагированное от конкретной аппаратной платформы, которое автоматически компилируется в ПЛИС Xilinx [1–6]. <...> System Generator сокращает время симуляции проектов за счет hardware-in-theloop и HDL co-simulation. <...> System Generator автоматически транслирует ЦОС-системы из Matlab/Simulink-описаний в высокооптимизированные VHDL-описания для ПЛИС Xilinx и создает испытательные стенды. <...> Методология hardware-in-the-loop существенно ускоряет цикл проектирования, поскольку позволяет верифицировать проекты в ПЛИС непосредственно из системы Matlab/Simulink. <...> Проектирование КИХ-фильтров с использованием стандартных блоков системы Matlab/Simulink Рассмотрим разработку КИХ-фильтра на 4 отвода: y = С0x0+C1x1+C2x2+C3x3 на стандартных блоках системы Matlab/Simulink (рис. <...> 2 показан нижний уровень модели КИХ-фильтра на 4 отвода. <...> Константы фильтра и сигнал, подлежащий фильтрации, преобразовываются из формата с плавающей запятой в формат с фиксированной запятой (fixdt(1,16,10)) с помощью «автоматизированных мастеров», встроенных в блоки с 16-битной точностью с учетом знака числа (рис. <...> 1. а) Модель КИХ-фильтра на 4 отвода с использованием стандартных блоков системы Mathlab/Simulink; б) параметры сигнала (расчет временной функции) КОМПОНЕНТЫ И ТЕХНОЛОГИИ • № 5 '2015 www.kite.ru 50 компоненты ПЛИС Рис. <...> Модель КИХ-фильтра на 4 отвода с использованием стандартных <...>